UnivIS Informationssystem der Friedrich-Alexander-Universität Erlangen-Nürnberg - Semester: WS 2006/2007
  Config

 ---

Veranstaltungen anzeigen


Mikroelektronik

ASIC Design Lab [PrASIC-E]

PR; 3 SWS; ben. Schein; ECTS: 5; registration at LRS, Tel: 85-23100, mailto:sek@lrs.eei.uni-erlangen.de; Blockveranstaltung 12.2.2007-16.2.2007 Mo-Fr, 9:00 - 17:00, KR 01.025; LRS, Paul-Gordan-Str. 5, 1. floor
PF CE-MA-TA-ME 1 Dichtl, T.
Weichslgartner, S.
 

Design of Very Large Scale Integrated Circuits II [VLSI2]

VORL; 3 SWS; ben. Schein; ECTS: 5; in english, for CE-Master; Mo, 10:30 - 12:45, SR 01.030; Röthelheim-Campus
PF CE-MA-TA-ME 1
WF INF-DH-TE 5-9
Frickel, J.  

Entwurf Integrierter Digitaler Hochleistungs-ICs [EDIC]

VORL; 2 SWS; Anmeldung im Sekr. des LRS, Tel: 85-23100, mailto:sek@lrs.eei.uni-erlangen.de; Mi, 9:00 - 10:30, SR 01.030; Paul-Gordan-Str. 5, Röthelheim-Campus
  Glauert, W.H.  

Exercises to Design of Very Large Scale Integrated Circuits II [ExVLSI2]

UE; 1 SWS; in englisch, für CE-Master; Mo, 13:15 - 14:00, SR 01.030; Röthelheim-Campus
PF CE-MA-TA-ME 1
WF INF-DH-TE 5-9
Frickel, J.
Dichtl, T.
 

Hardware Description Language VHDL [VHDL-E]

V/UE; 2 SWS; ben. Schein; ECTS: 2,5; Multimedia-Course, please notify at LRS, Tel: 85-23100, sek@lrs.eei.uni-erlangen.de; Do, 8:15 - 9:45, KR 01.025; Paul-Gordan-Str. 5, Röthelheim-Campus
PF CE-MA-TA-ME 1 Weichslgartner, S.
Dichtl, T.
 

Modellierung und Simulation von Schaltungen und Systemen [MOSIM]

VORL; 2 SWS; ECTS: 2,5; bitte im Sekr. des LRS anmelden, mailto:sek@lrs.eei.uni-erlangen.de, Tel: 85-23100; Do, 8:30 - 10:00, SR 01.030; Paul-Gordan-Str. 5, Röthelheim-Campus
  Helmreich, K.  

Simulationspraktikum [PraSIM]

PR; 3 SWS; Blockveranstaltung 26.2.2007-2.3.2007 Mo-Fr, 9:00 - 17:00, KR 01.025
  Helmreich, K.  

Übungen zu Entwurf Integrierter Digitaler Hochleistungs-ICs [ÜbEDIC]

UE; 1 SWS; Mi, 10:45 - 11:30, SR 01.030
  Dichtl, T.  

   

 ---
Diese Seite zum Drucken vorbereiten