UnivIS
Information system of Friedrich-Alexander-University Erlangen-Nuremberg © Config eG 
FAU Logo
  Collection/class schedule    module collection Home  |  Legal Matters  |  Contact  |  Help    
search:      semester:   
 
 Layout
 
printable version

 
 
 Also in UnivIS
 
course list

lecture directory

 
 
events calendar

job offers

furniture and equipment offers

 
 

  Praktikum Entwurf Integrierter Schaltungen II (PrEIS II)

Lecturers
M.Sc. Florian Deeg, M.Sc. Tobias Rumpel

Details
Praktikum
Präsenz
3 cred.h, certificate, credit: 2,5
nur Fachstudium, Sprache Deutsch, Blockpraktikum 23.08. - 27.08.2021 09:00 bis 17:00 Uhr
Time and place: 9:00 - 17:00, KR 01.025

Fields of study
WPF EEI-BA-MIK ab 5
WPF EEI-MA-MIK 1-4
WPF EEI-BA-AET ab 5
WPF EEI-MA-AET 1-4
WPF BPT-BA-E 5-6
WPF ME-MA-P-EEI 1-3

Prerequisites / Organisational information
Anmeldung im Sekretariat 01.037 des LZS, Paul-Gordan-Str. 5 (Röthelheim-Campus), Tel. 85-23100 oder mailto:lzs-sek@fau.de
Empfohlene Vorkenntnisse: V+Ü Entwurf Integrierter Schaltungen I und/oder V+Ü Entwurf Integrierter Schaltungen II
Es wird 1 Woche vor Praktikumsbeginn an die angemeldeten Teilnehmer eine schriftliche Zusammenfassung der benötigten Vorkenntnisse herausgegeben.

Contents
Im Praktikum Entwurf Integrierter Schaltungen II geht es um Automaten und ihre asynchrone Realisierung sowie die Beschreibung dynamischer Effekte. Motiviert ist die Untersuchung asynchroner Schaltungen durch ihre Vorteile gegenüber synchronen, wie Robustheit, weniger Abstrahlung, weniger Energieverbrauch und höhere Geschwindigkeit. Eine synchrone Schaltung muss etwa auf eine Taktflanke warten, eine asynchrone Schaltung hingegen ist in ihrer Geschwindigkeit nur durch die Laufzeit ihrer Gatter beschränkt. Allerdings wirken sich hier kurzzeitige Fehler, wie etwa Hazards, weit stärker aus, da es keine Synchronisation durch einen Takt gibt. Die Untersuchung eben dieser vielversprechenden Schaltungsstrukturen sowie der korrekte Umgang mit dynamischen Effekten ist daher das Ziel dieses Praktikums.
  • Wiederholung der notwendigen Methoden aus der digitalen Schaltungstechnik

  • Untersuchung der wesentlichen Effekte logischer Schaltungen an Beispielen

  • Aufbau von Automaten am Steckbrett

  • Aufbau von Automaten in einer µC-Umgebung

  • Koppeln der Automaten zu einem Gesamtsystem

  • Realisierung eines Geschicklichkeitspiel aus den gekoppelten Automaten

ECTS information:
Title:
Digital Design Lab

Prerequisites
Recommended Knowledge: Design of Integrated Circuits I (EiS I) and/or Design of Integrated Circuits II (EiS II)

Additional information
Keywords: Full Custom Layout, digitaler IC-Entwurf, ASIC, CMOS, Modellierung, Dimensionierung, Simulation
Expected participants: 10, Maximale Teilnehmerzahl: 15
www: http://www.lzs.eei.uni-erlangen.de/preis2
Registration is required for this lecture.
Registration starts on Monday, 29.3.2021 and lasts till Sunday, 4.4.2021 über: StudOn.

Verwendung in folgenden UnivIS-Modulen
Startsemester SS 2021:
Praktikum Entwurf Integrierter Schaltungen II (PrEIS II)

Department: Chair of Reliable Circuits and Systems
UnivIS is a product of Config eG, Buckenhof