|
Praktikum Mixed-Signal-Entwurf (PrEMIX)
- Dozent/in
- Feim Ridvan Rasim, M. Sc.
- Angaben
- Praktikum
3 SWS, Schein, ECTS-Studium, ECTS-Credits: 2,5
nur Fachstudium, Sprache Deutsch
Zeit und Ort: Blockveranstaltung 23.7.2012 8:00 - 27.7.2012 16:30, KR 01.025; Bemerkung zu Zeit und Ort: Paul-Gordan-Str. 5, Röthelheim-Campus
- Studienfächer / Studienrichtungen
- WPF EEI-DH-MIK 6-10
WPF EEI-BA-MIK 5-6
WPF EEI-MA-MIK 1-4
WPF ME-DH-PEEI 6-8 (ECTS-Credits: 3)
- Voraussetzungen / Organisatorisches
- Anmeldung im Sekretariat 01.037 des LZS, Paul-Gordan-Str. 5 (Röthelheim-Campus), Tel. 85-23100 oder mailto:sek@lzs.eei.uni-erlangen.de
Voraussetzung: V+Ü Entwurf Integrierter Schaltungen I
- Inhalt
- Aufgabe im Praktikum ist der Entwurf einer "Mixed Signal" Schaltung,
z.B. eines Verstärkers für den Audiobereich, dessen Verstärkung
digital einstellbar ist. Hierzu werden folgende Schritte unter
Benutzung von state-of-the-art-Entwurfswerkzeugen durchlaufen.
Design eines Operationsverstärkers
Emulation der benötigen Widerstände durch SC-Schaltungen
Design der SC-Widerstände
Aufbau der Taktaufbereitung für die SC-Schalter
Dimensionierung der verwendeten Logikgatter
Design der Kontrollogik für die Verstärkungseinstellung
Verifizierung der Funktionsweise der Schaltung auf SPICE-Ebene
Layout der einzelnen Komponenten
Gesamtlayout der Schaltung
Validierung des Layouts, Extraktion und Post-Layout-Simulation
- ECTS-Informationen:
- Title:
- Mixed-Signal Design Lab
- Credits: 2,5
- Prerequisites
- Design of Integrated Circuits I (EiS I)
- Contents
- The task is to design a "mixed signal" circuit, e.g. an audio
amplifier. The adjustment of gain is digital. The students use
state-of-the-art-design tools (HSPICE, Cadence, ...)
with following order:
Design of op-amp;
Resistor realization with an SC-filter;
Design of SC-resistances;
Realisation of clock sequence for the SC-switches;
Construction of integrated logic gates;
Design of control logic of the gain stage;
Verification of the circuit with HSPICE;
Layout of subcircuits;
Layout of the complete integrated circuit;
Layout validation, extraction and post-layout-simulation.
- Zusätzliche Informationen
- Schlagwörter: Full Custom Layout, gemischt-analog-digitaler IC-Entwurf, ASIC, CMOS, Modellierung, Dimensionierung, Simulation
Erwartete Teilnehmerzahl: 10
www: http://www.lzs.eei.uni-erlangen.de/Lehrangebot/PrEMIX
- Verwendung in folgenden UnivIS-Modulen
- Startsemester SS 2012:
- Praktikum Mixed-Signal-Entwurf (PrEMIX)
- Institution: Lehrstuhl für Zuverlässige Schaltungen und Systeme
|
|
|
|
UnivIS ist ein Produkt der Config eG, Buckenhof |
|
|