UnivIS
Informationssystem der Friedrich-Alexander-Universität Erlangen-Nürnberg © Config eG 
FAU Logo
  Sammlung/Stundenplan    Modulbelegung Home  |  Rechtliches  |  Kontakt  |  Hilfe    
Suche:      Semester:   
 
 Darstellung
 
Druckansicht

 
 
Modulbeschreibung (PDF)

 
 
 Außerdem im UnivIS
 
Vorlesungs- und Modulverzeichnis nach Studiengängen

Vorlesungsverzeichnis

 
 
Veranstaltungskalender

Stellenangebote

Möbel-/Rechnerbörse

 
 

Entwurf Integrierter Schaltungen II (EIS2)5 ECTS

Modulverantwortliche/r: Jürgen Frickel
Lehrende: Jürgen Frickel


Startsemester: SS 2011Dauer: 1 Semester
Präsenzzeit: 60 Std.Eigenstudium: 90 Std.

Lehrveranstaltungen:


Inhalt:

Die Vorlesung zeigt die wichtigsten Minimierungsalgorithmen und Entwurfshilfsmittel für den automatisierten Entwurf (Synthese) von kombinatorischen Schaltungen (Schaltnetzen) auf.
Es folgen Methoden und Algorithmen beim Entwurf von synchronen sequentiellen Schaltungen (Schaltwerken), z.B. zur Zustandsreduktion, Zustandskodierung und Realisierung von Steuerwerken.
Außerdem werden die Grundlagen zu Laufzeiten und deren Modellierung, zur Entstehung/Vermeidung von Hasardfehlern, und der Zusammenhang zum Entwurf (a-)synchroner Schaltungen vorgestellt.
Zum Thema "Verifikation integrierter Schaltungen" gehören sowohl die Modellierung und Simulation mit Hardware-Beschreibungssprachen, die Simulations-Ebenen wie Logik- und Fehlersimulation, Binäre Entscheidungsdiagramme (BDD) und der Test Integrierter Schaltungen.
Ein weiteres Kapitel behandelt das "Technology Mapping", den Schritt von der Boole'schen Funktion zur Realisierung mit verschiedenen Technologien wie Standardzellen-ASICs oder programmierbaren Bausteinen (FPGAs).

  • Einführung und Grundlagen des IC-Entwurfs

  • Algorithmen zur Minimierung kombinatorischer Schaltungen

  • Algorithmen zur Minimierung synchroner sequentieller Schaltungen (FSM)

  • Laufzeiten in ICs, Hasards, Synchrone/Asynchrone Schaltwerke

  • Logik- und Fehlersimulation

  • IC Modellierung, Simulation und Synthese (mit der Sprache VHDL)

  • Binäre Entscheidungsdiagramme (BDDs)

  • Technology Mapping für ASICs und FPGAs

  • Test Integrierter Schaltungen, Testfreundlicher Entwurf

Literatur:

Lipp H. M.: Grundlagen der Digitaltechnik. München: Oldenbourg 1995
Geiger R. L.; Allen P. E.; Strader N. R.: VLSI Design Techniques for Analog and Digital Circuits. McGraw-Hill, 1996, ISBN: 0-07-100728-8
McCluskey, Edward J.: Logic design principles. Prentice-Hall, 1986, ISBN: 0-13-539784-7


Weitere Informationen:

Schlüsselwörter: Entwurf Mikroelektronik Integrierte Schaltung IC Transistor CMOS Schaltnetze Schaltwerke Steuerwerk Automat Simulation Test
www: http://www.lzs.eei.uni-erlangen.de/Lehrangebot/EIS%20II

Verwendbarkeit des Moduls / Einpassung in den Musterstudienplan:
Das Modul ist im Kontext der folgenden Studienfächer/Vertiefungsrichtungen verwendbar:

  1. Elektrotechnik, Elektronik und Informationstechnik (Bachelor of Science)
    (Po-Vers. 2007 | Studienrichtungen (Wahlpflichtmodule) | Studienrichtung Mikroelektronik | Kernmodule Mikroelektronik | Entwurf Integrierter Schaltungen II/Technologie integrierter Schaltungen)
  2. Elektrotechnik, Elektronik und Informationstechnik (Bachelor of Science)
    (Po-Vers. 2009 | Studienrichtungen (Wahlpflichtmodule) | Studienrichtung Mikroelektronik | Kernmodule Mikroelektronik | Entwurf Integrierter Schaltungen II/Technologie integrierter Schaltungen)
  3. Elektrotechnik, Elektronik und Informationstechnik (Master of Science)
    (Po-Vers. 2010 | Masterprüfung | Studienrichtung Mikroelektronik | Kernmodule Mikroelektronik | Entwurf Integrierter Schaltungen II/Technologie integrierter Schaltungen)
  4. Elektrotechnik, Elektronik und Informationstechnik (Master of Science)
    (Po-Vers. 2010 | Masterprüfung | Wahlmodule | Entwurf Integrierter Schaltungen II/Technologie integrierter Schaltungen)

Studien-/Prüfungsleistungen:

schriftlich, Dauer (in Minuten): 90, benotet

Erstablegung: SS 2011, 1. Wdh.: WS 2011/2012, 2. Wdh.: SS 2012
1. Prüfer: Jürgen Frickel

UnivIS ist ein Produkt der Config eG, Buckenhof