|
Praktikum für systematischen Entwurf programmierbarer Logikbausteine (PR PLD)2.5 ECTS (englische Bezeichnung: Laboratory Design Methodology for Programmable Logic Devices)
(Prüfungsordnungsmodul: Hauptseminar und Laborpraktikum Mikroelektronik)
Modulverantwortliche/r: Robert Weigel Lehrende:
Torsten Reißland
weitere Studienfächer/Prüfungsordnungsmodule:
Einfrieren der UnivIS-Modul-Beschreibung: 2.3.2019
Laborpraktikum Systematischer Entwurf programmierbarer Logikbausteine (PLD) (23429)
Praktikum oder Projektarbeit (28269)
Laborpraktika Allgemeine Elektrotechnik (30302)
Laborpraktika Mikroelektronik (30322)
Laborpraktika Informationstechnik (30327)
Praktikum oder Projektarbeit (32968)
Laborpraktika Allgemeine Elektrotechnik (34693)
Laborpraktika Mikroelektronik (34702)
Laborpraktika Informationstechnik (34704)
Hauptseminar und Laborpraktikum Allgemeine Elektrotechnik (81075)
Hauptseminar und Laborpraktikum Informationstechnik (81100)
Start semester: |
SS 2019 | Duration: |
1 semester | Cycle: |
halbjährlich (WS+SS) |
Präsenzzeit: |
45 Std. | Eigenstudium: |
30 Std. | Language: |
Deutsch |
Lectures:
Empfohlene Voraussetzungen:
Grundlagen digitaler Schaltungen
Inhalt:
In diesem Praktikum wird eine Einführung in den systematischen Entwurf Programmierbarer Logikbausteine geben. Außerdem werden Grundkenntnisse in der Hardwarebeschreibungs- und Programmiersprache VHDL vermittelt. Auch alternative Eingabeformate, wie die Fuse-Map oder über Einfügen von Schaltplänen werden vorgestellt. Nach der Simulation werden die erstellten Programme auf realer Hardware, einem FPGA-Board, per „In-System-Programmierung“ getestet. Es besteht Anwesenheitspflicht.
Lernziele und Kompetenzen:
- Die Studierenden erlangen grundlegende Kenntnisse in VHDL
Die Studierenden verstehen die der Hardware-Programmierung zu Grunde liegenden Systematik
Die Studierenden analysieren und vergleichen unterschiedliche Ansätze von Hardware-Beschreibungsmöglichkeiten
Die Studierenden vertiefen die Grundlagen der Digitaltechnik
Die Studierenden erlangen die Fähigkeit, einfache Problemstellungen systematisch in eine Hardwarebeschreibung umzusetzen
Literatur:
Tietze/Schenk: Halbleiter-Schaltungstechnik, Springer Verlag
Weitere Informationen:
Keywords: Digitale Schaltungen, Schaltnetze, Schaltwerke, PLD, FPGA, VHDL, Altera, Simulation
Verwendbarkeit des Moduls / Einpassung in den Musterstudienplan:
- Elektrotechnik, Elektronik und Informationstechnik (Master of Science)
(Po-Vers. 2015s | TechFak | Elektrotechnik, Elektronik und Informationstechnik (Master of Science) | Gesamtkonto | Studienrichtung Mikroelektronik | Hauptseminar und Laborpraktikum Mikroelektronik)
Dieses Modul ist daneben auch in den Studienfächern "Elektrotechnik, Elektronik und Informationstechnik (Bachelor of Science)", "Informations- und Kommunikationstechnik (Bachelor of Science)", "Informations- und Kommunikationstechnik (Master of Science)", "Wirtschaftsingenieurwesen (Bachelor of Science)", "Wirtschaftsingenieurwesen (Master of Science)" verwendbar. Details
Studien-/Prüfungsleistungen:
Laborpraktikum Systematischer Entwurf programmierbarer Logikbausteine (PLD) (Prüfungsnummer: 77201)
zugeh. "mein campus"-Prüfung: | - 17731 Laborpraktikum Mikroelektronik (Studienleistung, Form: Praktikumsleistung, unbenotet, Dauer: -, 2.5 ECTS, Platzhalter).
- 17731 Laborpraktikum Mikroelektronik (Studienleistung, Form: Praktikumsleistung, unbenotet, Dauer: -, 2.5 ECTS, Platzhalter).
- 77201 Laborpraktikum Systematischer Entwurf programmierbarer Logikbausteine (PLD) (Studienleistung, Form: Praktikumsleistung, unbenotet, Dauer: -, 2.5 ECTS, Prüfung).
- 17731 Laborpraktikum Mikroelektronik (Studienleistung, Form: Praktikumsleistung, unbenotet, Dauer: -, 2.5 ECTS, Platzhalter).
|
- Studienleistung, Praktikumsleistung, unbenotet, 2.5 ECTS
- weitere Erläuterungen:
1. Vorbereitung aller im Skript enthaltenen Versuche vor Besuch des Praktikums
2. Durchführung aller Versuche mit anschließender Abnahme durch den Betreuer
3. Vollständige und ausführliche schriftliche Dokumentation der Versuche und Beantwortung aller im Skript enthaltenen Fragen
- Prüfungssprache: Deutsch oder Englisch
- Erstablegung: SS 20191. Wdh.: keine Wiederholung, 2. Wdh.: keine Wiederholung
1. Prüfer: | Robert Weigel (100221) |
|
|
|