UnivIS
Information system of Friedrich-Alexander-University Erlangen-Nuremberg © Config eG 
FAU Logo
  Collection/class schedule    module collection Home  |  Legal Matters  |  Contact  |  Help    
search:      semester:   
 Lectures   Staff/
Facilities
   Room
directory
   Research-
report
   Publications   Internat.
contacts
   Thesis
offers
   Phone
book
 
 
 Layout
 
short

verbose

printable version

 
 
class schedule

 
 
 Extras
 
tag all

untag all

export to XML

 
 
 Also in UnivIS
 
course list

lecture directory

 
 
events calendar

job offers

furniture and equipment offers

 
 
Departments >> Faculty of Engineering >> Department of Computer Science >>

Chair of Computer Science 3 (Hardware Architectures)

 

"Burning Multicores" - Eingebettete Hardwareentwicklung für Mehrkernarchitekturen [BuMuProj]

PR; ECTS: 10; nach Vereinbarung
WPF INF-MA ab 1 Reichenbach, M.
Schmidt, M.
Schäfer, A.
Fey, D.
 
 

Architekturen von Multi- und Vielkern-Prozessoren [MultiPro]

SEM; 2 cred.h; ECTS: 5,0; Tue, 14:15 - 15:45, 07.150
WPF INF-BA-SEM 3-4
WPF INF-BA-SEM 3-4
WPF CE-BA-SEM 3-4
WPF CE-MA-SEM 3-4
WF MT-BA 3-4
Fey, D.
Schneider, M.
 
 

Computer Architectures for Medical Applications [CAMA]

VORL; 2 cred.h; ECTS: 5,0; Tue, 12:15 - 13:45, 07.150
WPF MT-MA-BDV 1 Fey, D.
Wellein, G.
 
 

Übung zu Computer Architectures for Medical Applications [ÜCAMA]

UE; ECTS: 2,5; Thu, 10:15 - 11:45, 0.01-142
  Fey, D.
Wellein, G.
 
 

CPU-Design [CPU]

VORL; 2 cred.h
WF CE-BA-TW 3-6
WPF INF-BA-V-RA 4-6
WPF INF-MA 1-4
WPF INF-LAG 1-7
WF CE-MA 1-3
  
     Tue10:15 - 11:4507.150  Sieh, V. 
 

Laborübungen zu CPU-Design [LÜCPU]

UE; 2 cred.h; Thu, 12:15 - 13:45, 07.150
WF CE-BA-TW 4-6
WPF INF-BA-V-RA 4-6
WPF INF-MA 1-4
WPF INF-LAG 1-7
WF CE-MA 1-4
Sieh, V.  
 

Übungen zu CPU-Design [ÜCPU]

UE; 2 cred.h; Thu, 14:15 - 15:45, 07.150
WF CE-BA-TW 4-6
WPF INF-BA-V-RA 4-6
WPF INF-MA 1-4
WPF INF-LAG 1-7
WF CE-MA-AM 1-4
Sieh, V.  
 

Digitaler Schaltungsentwurf mit VHDL [VHDL-RA]

VORL; 2 cred.h; ben. certificate; Mon, 12:15 - 13:45, 07.150
WPF INF-BA-V-RA 4-6
WF IuK-BA ab 5
Reichenbach, M.
Fey, D.
 
 

Einführung digitaler ASIC Entwurf [EDA]

VORL; 2 cred.h; certificate
WF IuK-BA ab 5
WPF IuK-BA 1-3
WF CE-MA-INF 1-3
WPF INF-BA-V-RA ab 5
WPF INF-MA 1-3
Reichenbach, M.
Fey, D.
 
     Fri8:15 - 9:4507.150  Reichenbach, M.
Fey, D.
 
 

FPGA-Online Basic Course with VHDL [FPGAonline]

V/UE; 4 cred.h; ECTS: 5; Anf; Vorlesungsmaterialien Englisch, Kommunikation mit Betreuern Deutsch; Dies ist ein Online-Kurs ohne spezielle Zeiten.
WPF IuK-BA 3
WPF INF-BA-W 3
WPF INF-BA-S 3
WPF INF-BA-V-RA 3
Fey, D.
Schmidt, M.
Reichenbach, M.
 
 

Grundlagen der Rechnerarchitektur und -organisation [GRa]

VORL; 2 cred.h; Mon, 12:15 - 13:45, H8
PF IuK-BA-S 2
WF INF-LAG 4
PF INF-BA-W 2
PF INF-BA-S 3
PF IuK-BA 2
Fey, D.  
 

Übungen zu Grundlagen der Rechnerarchitektur und -organisation [ÜGRa]

UE; 2 cred.h; ECTS: 2,5
PF INF-LAG 2-4
PF INF-BA-W 2
PF INF-BA-S 3
PF IuK-BA 2
Richter, F.  
     Mon16:00 - 17:3002.133-113  Lang, G. 
     Tue16:00 - 17:3002.133-113  Lang, G. 
     Tue16:15 - 17:4502.134-113  Richter, F. 
     Wed12:15 - 13:4502.134-113  Pfundt, B. 
     Wed12:15 - 13:4500.151-113  Kreutzer, P. 
     Wed16:15 - 17:4502.133-113  Kreutzer, P. 
     Wed16:15 - 17:4502.134-113  Pfundt, B. 
     Thu8:30 - 10:0001.150-128  Schneider, M. 
     Fri12:15 - 13:4502.133-113  Richter, F. 
     Fri12:15 - 13:4500.151-113  Schneider, M. 
 

Laborübung zu Einführung digitaler ASIC Entwurf [LÜEDA]

UE; 2 cred.h; ECTS: 2,5; Mon, 10:15 - 11:45, 02.153
WF IuK-BA ab 5
WPF INF-BA-V-RA ab 5
Reichenbach, M.  
 

Praktikum Parallele Rechnerarchitekturen [PParRA]

PR; 8 cred.h; ECTS: 10; Tue, 10:15 - 13:00, 02.153; Thu, 10:15 - 14:45, 02.153; Raum 2.153, Termine nach Vereinbarung
WPF INF-BA-PR ab 5 Reichenbach, M.
Schäfer, A.
 
 

Programming and Architecture of Compute Clusters [inf2+3-cluster]

VORL; 4 cred.h; ECTS: 5
WPF INF-BA-W 5-6
WPF INF-BA-S 4-6
WPF INF-MA ab 1
WF CE-BA-TW 5-6
WF CE-MA-INF ab 1
WF IuK-BA 5-6
WPF IuK-MA-ES-INF 1-3
WPF IuK-MA-KN-INF 1-3
WPF IuK-MA-REA-INF 1-3
WPF IuK-MA-ÜTMK-INF 1-3
  
     Tue
Wed
8:30 - 10:00
12:15 - 13:45
07.150
07.150
  Fey, D.
Veldema, R.
 
 

Supercomputing Internship [supprak]

PR; 8 cred.h; ECTS: 10; Tue, 13:00 - 15:30, 02.153; Wed, 10:30 - 16:00, 02.153
  Schäfer, A.  
 

Tafelübungen zu Einführung digitaler ASIC Entwurf [TÜEDA]

UE; Fri, 10:15 - 11:45, 07.150
WF IuK-BA ab 5
WPF INF-BA-V-RA ab 5
Reichenbach, M.  
 

Exercises for Programming and Architecture of Compute Clusters [inf2+3-cluster-ueb]

UE; 2 cred.h; ECTS: 2,5; Thu, 12:15 - 13:45, 04.150; nV. (in der ersten Vorlesung)
WPF INF-BA-W 5-6
WPF INF-BA-S 5-6
WPF INF-MA ab 1
WF CE-BA-TW 5-6
WF CE-MA-INF ab 1
WF IuK-BA 5-6
Veldema, R.
Schäfer, A.
 
 

Übungen zu Digitaler Schaltungsentwurf mit VHDL [ÜVHDL-RA]

UE; 2 cred.h; Mon, 14:15 - 15:45, 02.153
WPF INF-BA-V-RA 4-6
WF IuK-BA ab 5
Reichenbach, M.
Häublein, K.
 


UnivIS is a product of Config eG, Buckenhof