UnivIS
Information system of Friedrich-Alexander-University Erlangen-Nuremberg © Config eG 
FAU Logo
  Collection/class schedule    module collection Home  |  Legal Matters  |  Contact  |  Help    
search:      semester:   
 
 Layout
 
printable version

 
 
Module Description Sheet (PDF)

 
 
 Also in UnivIS
 
course list

lecture directory

 
 
events calendar

job offers

furniture and equipment offers

 
 

Entwurf Integrierter Schaltungen II (EIS II)5 ECTS
(englische Bezeichnung: Design of Integrated Circuits II)
(Prüfungsordnungsmodul: Entwurf Integrierter Schaltungen II)

Modulverantwortliche/r: Sebastian M. Sattler
Lehrende: Sebastian M. Sattler


Start semester: SS 2018Duration: 1 semesterCycle: jährlich (SS)
Präsenzzeit: 60 Std.Eigenstudium: 90 Std.Language: Deutsch

Lectures:


Empfohlene Voraussetzungen:

Digitaltechnik oder Technische Informatik I, o.ä.

It is recommended to finish the following modules before starting this module:

Entwurf Integrierter Schaltungen I (WS 2017/2018)


Inhalt:

Die Vorlesung behandelt formalisierte Methoden für den Entwurf kombinatorischer Schaltungen. Schwerpunkt liegt auf einer grundlagenorientierten Darstellung der verwendeten Definitionen und Algorithmen, damit eine Übertragung auf und Anwendung in andere Wissensgebiete erleichtert wird.

  • Einführung

  • Zielstellung beim Entwurf binärer Systeme

  • Beschreibungen kombinatorischer Systeme

  • Darstellung Boolescher Funktionen

  • Normalformen

  • Automatenbasierte Komposition

  • Überdeckungstabelle

  • Dynamische Operationen

  • Ableitung nach der Zeit

  • Schaltungtechnische Realisierung kombinatorischer Systeme

  • Dynamisches Verhalten von kombinatorischen Schaltungen

  • Strukturierte Datenanalyse

Lernziele und Kompetenzen:

Anwenden

  • Kenntnisse über den automatisierten Entwurf digitaler Schaltungen und Systeme anwenden und verschiedene Verfahren zum automatisierten Entwurf von Schaltnetzen und Schaltwerken kennenlernen

Erschaffen

  • in der Lage sein, den Entwurfsfluss von der Spezifikation bis zum Test von digitalen Schaltungen zu entwickeln

Literatur:

Zander, Logischer Entwurf binärer Systeme VEB Verlag Technik, Berlin 1989


Weitere Informationen:

Keywords: Entwurf Mikroelektronik Integrierte Schaltung IC Transistor CMOS Schaltnetze Schaltwerke Steuerwerk Automat Simulation Test
www: http://www.lzs.eei.uni-erlangen.de/vorlesungen/eisII

Verwendbarkeit des Moduls / Einpassung in den Musterstudienplan:

  1. Elektrotechnik, Elektronik und Informationstechnik (Master of Science)
    (Po-Vers. 2015s | TechFak | Elektrotechnik, Elektronik und Informationstechnik (Master of Science) | Masterprüfung | Studienrichtung Mikroelektronik | Vertiefungsmodule Mikroelektronik | Entwurf Integrierter Schaltungen II)
Dieses Modul ist daneben auch in den Studienfächern "Berufspädagogik Technik (Master of Education)", "Elektrotechnik, Elektronik und Informationstechnik (Bachelor of Science)", "Informations- und Kommunikationstechnik (Master of Science)", "Mechatronik (Bachelor of Science)", "Mechatronik (Master of Science)" verwendbar. Details

Studien-/Prüfungsleistungen:

Entwurf Integrierter Schaltungen II (Prüfungsnummer: 61902)
Prüfungsleistung, Klausur, Dauer (in Minuten): 90, benotet, 5 ECTS
Anteil an der Berechnung der Modulnote: 100.0 %

Erstablegung: SS 2018, 1. Wdh.: WS 2018/2019
1. Prüfer: Sebastian M. Sattler
Termin: 17.07.2018, 08:00 Uhr, Ort: H 8 TechF
Termin: 12.02.2019, 10:00 Uhr, Ort: SR 01.030
Termin: 30.07.2019, 10:00 Uhr, Ort: SR 01.030
Termin: 11.02.2020, 11:00 Uhr, Ort: H 10 TechF

UnivIS is a product of Config eG, Buckenhof