|
SoC-Entwurf (PR-SoCD)2.5 ECTS
Modulverantwortliche/r: Daniel Ziener Lehrende:
Daniel Ziener
Start semester: |
WS 2012/2013 | Duration: |
1 semester |
Präsenzzeit: |
30 Std. | Eigenstudium: |
40 Std. | Language: |
Deutsch |
Lectures:
-
-
SoC-Entwurf
(Praktikum, 3 SWS, Daniel Ziener et al., block seminar 14.3.2013 9:00 - 20.3.2013 17:00, , 02.112-128; Termin verhandelbar; Preliminary meeting: 8.2.2013, 10:00 - 11:00 Uhr, 02.112-128)
Inhalt:
Ein Systems-on-a-Chip (SoC) besteht aus einem oder mehreren Prozessoren sowie weiteren Komponenten, wie Speicher, Bussen, Co-Prozessoren, Hardware-Beschleunigern und IP-Cores, welche auf einem einzelnen Chip realisiert werden.
Das Praktikum behandelt die Grundlagen zum Entwurf von SoCs. Dabei werden grundlegende Methoden sowie ausgewählte Werkzeuge und Programmiersprachen vorgestellt. Der Inhalt wird in Fachvorträgen sowie praktischen Übungen vermittelt. Außerdem wird exemplarisch ein SoC auf einer FPGA-Plattform betrachtet.
Lernziele und Kompetenzen:
- Einführung SoC-Entwurf
Einleitung Hardware/Software-Entwurf
SoC-Entwurfswerkzeug Xilinx EDK
SoC-Entwurf mit dem Open-Source-Prozessor LEON3
Einführung in die FPGA-Plattform ESM
Programmierung und Analyse der FPGA-Plattform
Weitere Informationen:
www: http://www12.informatik.uni-erlangen.de/edu/socd
Verwendbarkeit des Moduls / Einpassung in den Musterstudienplan: Das Modul ist im Kontext der folgenden Studienfächer/Vertiefungsrichtungen verwendbar:
- Informations- und Kommunikationstechnik (Master of Science)
(Po-Vers. 2010 | Praktikum, Seminar, Wahlbereiche | Praktikum oder Projektarbeit)
Studien-/Prüfungsleistungen:
Praktikum_ (Prüfungsnummer: 18001)
- Prüfungsleistung, Studienleistung, unbenotet
- Erstablegung: WS 2012/20131. Wdh.: keine Wiederholung, 2. Wdh.: keine Wiederholung
|
|
|