Praktikum Entwurf Integrierter Schaltungen II (PrEIS II)
- Dozentinnen/Dozenten
- Dipl.-Math. Mustafa Özgül, M.Sc. Florian Deeg
- Angaben
- Praktikum
3 SWS, Schein, Kredit: 2,5
nur Fachstudium, Sprache Deutsch, Blockpraktikum: 12.08. - 17.08.2019 08:00 - 17:00 Uhr
Zeit und Ort: 8:00 - 17:00, KR 01.025
- Studienfächer / Studienrichtungen
- WPF EEI-BA-MIK ab 5
WPF EEI-MA-MIK 1-4
WPF EEI-BA-AET ab 5
WPF EEI-MA-AET 1-4
WPF BPT-BA-E 5-6
WPF ME-MA-P-EEI 1-3
- Voraussetzungen / Organisatorisches
- Anmeldung im Sekretariat 01.037 des LZS, Paul-Gordan-Str. 5 (Röthelheim-Campus), Tel. 85-23100 oder mailto:lzs-sek@fau.de
Voraussetzung: V+Ü Entwurf Integrierter Schaltungen I und/oder V+Ü Entwurf Integrierter Schaltungen II
- Inhalt
- Im Praktikum Entwurf Integrierter Schaltungen II geht es um Automaten und ihre asynchrone Realisierung sowie die Beschreibung dynamischer Effekte durch Vierwertigkeit. Motiviert ist die Unter-suchung asynchroner Schaltungen durch ihre Vorteile gegenüber synchronen, wie Robustheit, weniger Abstrahlung, weniger Energieverbrauch und höhere Geschwindigkeit.
Eine synchrone Schaltung muss etwa auf eine Taktflanke warten, eine asynchrone Schaltung hingegen ist in ihrer Geschwindigkeit nur durch die Laufzeit ihrer Gatter beschränkt. Allerdings wirken sich hier kurzzeitige Fehler, wie etwa Hazards, weit stärker aus, da es keine Synchronisation durch einen Takt gibt. Die Untersuchung eben dieser vielversprechenden Schaltungsstrukturen sowie der korrekte Umgang mit dynamischen Effekten ist daher das Ziel dieses Praktikums.
Einführung der Vierwertigkeit zur Veranschaulichung der dynamischen Effekte bei der Zweiwertigkeit
Untersuchung der wesentlichen Effekte logischer Schaltungen an Beispielen
Wiederholung der notwendigen Methoden aus der digitalen Schaltungstechnik
Aufbau von Automaten am Steckbrett
Aufbau von Automaten in einer µC-Umgebung
Koppeln der Automaten zu einem Gesamtsystem
Realisierung eines Geschicklichkeitspiel aus den gekoppelten Automaten
- ECTS-Informationen:
- Title:
- Digital Design Lab
- Prerequisites
- Design of Integrated Circuits I (EiS I) and/or Design of Integrated Circuits II (EiS II)
- Zusätzliche Informationen
- Schlagwörter: Full Custom Layout, digitaler IC-Entwurf, ASIC, CMOS, Modellierung, Dimensionierung, Simulation
Erwartete Teilnehmerzahl: 10, Maximale Teilnehmerzahl: 15
www: http://www.lzs.eei.uni-erlangen.de/preis2
- Verwendung in folgenden UnivIS-Modulen
- Startsemester SS 2019:
- Praktikum Entwurf Integrierter Schaltungen II (PrEIS II)
- Institution: Lehrstuhl für Zuverlässige Schaltungen und Systeme
|
|