Testfreundlicher Schaltungsentwurf (Design-for-Test) (DfT)
- Dozent/in
- Dr. Jürgen Alt
- Angaben
- Vorlesung
2 SWS, ECTS-Studium, ECTS-Credits: 2,5
nur Fachstudium, Sprache Deutsch
Zeit und Ort: Fr 9:00 - 13:00, SR 01.030
ab 28.10.2016
- Studienfächer / Studienrichtungen
- WF BPT-BA-E ab 5
WF WING-BA-IKS ab 5
WF ME-MA ab 1
WF IuK-MA-ES-EEI ab 1
WF EEI-BA-MIK ab 5
WF EEI-MA-MIK 1-4
WF IuK-BA ab 5
WF ME-BA ab 5
WF WING-MA ab 1
WF BPT-MA-E 1-4
- Inhalt
- Diese Vorlesung vermittelt die Grundlagen des Testfreundlichen Schaltungsentwurfs (Design-for-Test). Schwerpunkte hierbei sind digitale Schaltungselemente mit detaillierten Darstellungen zu:
Als generelle Prinzipien, die auch für andere technische Disziplinen gültig sind, werden im Rahmen der Vorlesung herausgearbeitet:
Komplexität und ihre Beherrschung
Strukturierte und funktionsorientierte Methoden
Optimierungen im Entwicklungsprozess und ihre Abhängkeit von Marktsegmenten
- ECTS-Informationen:
- Credits: 2,5
- Zusätzliche Informationen
- Erwartete Teilnehmerzahl: 10, Maximale Teilnehmerzahl: 30
www: http://www.lzs.eei.uni-erlangen.de/dft
- Verwendung in folgenden UnivIS-Modulen
- Startsemester WS 2016/2017:
- Testfreundlicher Schaltungsentwurf (Design-for-Test) (DfT)
- Institution: Lehrstuhl für Zuverlässige Schaltungen und Systeme
|
|