UnivIS
Information system of Friedrich-Alexander-University Erlangen-Nuremberg © Config eG 

Rechnerarchitektur (RA)5 ECTS
(Prüfungsordnungsmodul: Wahlpflichtmodul aus INF im Schwerpunkt Eingebettete Systeme)

Modulverantwortliche/r: Dietmar Fey
Lehrende: Dietmar Fey


Start semester: WS 2012/2013Duration: 1 semester
Präsenzzeit: 60 Std.Eigenstudium: 90 Std.Language: Deutsch

Lectures:

    • Rechnerarchitektur
      (Vorlesung, 2 SWS, Dietmar Fey, Tue, 14:15 - 15:45, 07.150)
    • Rechnerübungen zu Rechnerarchitektur
      (Übung, 2 SWS, Max Schneider)

Inhalt:

Die Vorlesung baut auf die in den Grundlagen der Rechnerarchitektur und -organisation vermittelten Inhalte auf und setzt diese mit weiterführenden Themen fort. Es werden zunächst grundlegende fortgeschrittene Techniken bei Pipelineverarbeitung und Cachezugriffen in modernen Prozessoren und Parallelrechnern behandelt. Ferner wird die Architektur von Spezialprozessoren, z.B. DSPs und Embedded Prozessoren behandelt. Es wird aufgezeigt, wie diese Techniken in konkreten Architekturen (Intel Nehalem, GPGPU, Cell BE, TMS320 DSP, Embedded Prozessor ZPU) verwendet werden. Zur Vorlesung werden eine Tafel- und eine Rechnerübung angeboten, durch deren erfolgreiche Beteiligung abgestuft mit der Vorlesung 5 bzw. 7,5 ECTS erworben werden können. In den Tafelübungen werden die in der Vorlesung vermittelten Techniken durch zu lösende Aufgaben vertieft. In der Rechnerübung soll u.a. ein einfacher Vielkern-Prozessor auf Basis des ZPU-Prozessors mit Simulationswerkzeugen aufgebaut werden. Im Einzelnen werden folgende Themen behandelt:

  • Organisationsaspekte von CISC und RISC-Prozessoren

  • Behandlung von Hazards in Pipelines

  • Fortgeschrittene Techniken der dynamischen Sprungvorhersage

  • Fortgeschritten Cachetechniken, Cache-Kohärenz

  • Ausnutzen von Cacheeffekten

  • Architekturen von Digitalen Signalprozessoren

  • Architekturen homogener und heterogener Multikern-Prozessoren (Intel Corei7, Nvidia GPUs, Cell BE)

  • Architektur von Parallelrechnern (Clusterrechner, Superrechner)

  • Effiziente Hardware-nahe Programmierung von Mulitkern-Prozessoren (OpenMP, SSE, CUDA, OpenCL)

  • Leistungsmodellierung und -analyse von Multikern-Prozessoren (Roofline-Modell)

Literatur:

  • Patterson/Hennessy: Computer Organization und Design
  • Hennessy/Patterson: Computer Architecture - A Quantitative Approach

  • Stallings: Computer Organization and Architecture

  • Märtin: Rechnerarchitekturen

Organisatorisches:

Schein durch Kolloquium


Weitere Informationen:

www: http://www3.informatik.uni-erlangen.de/Lehre/RA/WS2012/index.html

Verwendbarkeit des Moduls / Einpassung in den Musterstudienplan:

  1. Informations- und Kommunikationstechnik (Master of Science)
    (Po-Vers. 2010 | Schwerpunkt Eingebettete Systeme | Wahlpflichtmodule | Wahlpflichtmodul aus INF im Schwerpunkt Eingebettete Systeme)
Dieses Modul ist daneben auch in den Studienfächern "Informatik (Bachelor of Science)", "Informatik (Master of Science)", "Informations- und Kommunikationstechnik (Bachelor of Science)" verwendbar.

Studien-/Prüfungsleistungen:

Rechnerarchitektur (Vorlesung mit Übung)
mehrteilige Prüfung, benotet
weitere Erläuterungen:
30-minütige mündliche Prüfung + Teilnahme an der Tafelübung bzw. Rechnerübung (verpflichtend)

Erstablegung: WS 2012/2013, 1. Wdh.: SS 2013
1. Prüfer: Dietmar Fey

UnivIS is a product of Config eG, Buckenhof