UnivIS
Information system of Friedrich-Alexander-University Erlangen-Nuremberg © Config eG 
FAU Logo
  Collection/class schedule    module collection Home  |  Legal Matters  |  Contact  |  Help    
search:      semester:   
 
 Layout
 
printable version

 
 
Module Description Sheet (PDF)

 
 
 Also in UnivIS
 
course list

lecture directory

 
 
events calendar

job offers

furniture and equipment offers

 
 

Praktikum Digitaler ASIC-Entwurf (Blockpraktikum) (PrASIC-D)2.5 ECTS
(Prüfungsordnungsmodul: Praktikum oder Projektarbeit)

Modulverantwortliche/r: Jürgen Frickel
Lehrende: Jürgen Frickel, []


Start semester: WS 2012/2013Duration: 1 semesterCycle: halbjährlich (WS+SS)
Präsenzzeit: 45 Std.Eigenstudium: 30 Std.Language: Deutsch

Lectures:


Empfohlene Voraussetzungen:

It is recommended to finish the following modules before starting this module:

Hardware-Beschreibungssprache VHDL (SS 2012)


Inhalt:

In diesem Praktikum wird in Gruppenarbeit eine komplexe digitale Schaltung (20k - 50k Gatteräquivalente) entworfen.
Hierzu muß zu Beginn eine vorgegebene Systemspezifikation verbessert und verfeinert, das System dann partitioniert und selbständig auf die Arbeitsgruppen aufgeteilt werden.
Die in der Hardware-Beschreibungssprache VHDL entworfenen Module können dann mit Hilfe von Entwurfswerkzeugen (SYNOPSYS bzw. XILINX, o.ä.) simuliert, verifiziert und abschließend synthetisiert werden. Hierbei ist außer der Schnittstellenproblematik zwischen den Arbeitsgruppen auch der Aspekt des testfreundlichen Entwurfs zu beachten.
Nach der Zusammenschaltung aller Module erfolgt eine abschließende Simulation und Bewertung (Größe, Geschwindigkeit, Funktionsumfang, etc.) der Schaltung.

Je nach Aufgabenstellung gibt es auf einer vorhandenen FPGA-Testumgebung (Evaluation Board) die Möglichkeit zum Funktionstest auf realer Hardware.

Literatur:

Heinkel U.; Padeffke M.; Kraus O.: VHDL-Online: http://www.vhdl-online.de
Lehmann G.; Wunder B.; Selz M.: Schaltungsdesign mit VHDL. Poing Franzis 1994
Bleck Andreas: Praktikum des modernen VLSI-Entwurfs. Stuttgart Teubner 1996

Bemerkung:

Anmeldung über Mein Campus

Organisatorisches:

  • Digitaltechnik (oder ähnliche LV, z.B. TI-1)
  • V+Ü "Hardware-Beschreibungssprache VHDL"

  • alternativ: nachgewiesene gute Kenntnisse/praktische Erfahrungen in VHDL


Weitere Informationen:

Keywords: Digital IC Entwurf ASIC CMOS Standardzellen VHDL Synthese Modellierung Systementwurf Partitionierung Simulation Layout
www: http://www.like.eei.uni-erlangen.de

Verwendbarkeit des Moduls / Einpassung in den Musterstudienplan:

  1. Informations- und Kommunikationstechnik (Master of Science)
    (Po-Vers. 2010 | Praktikum, Seminar, Wahlbereiche | Praktikum oder Projektarbeit)
Dieses Modul ist daneben auch in den Studienfächern "Elektrotechnik, Elektronik und Informationstechnik (Bachelor of Science)", "Elektrotechnik, Elektronik und Informationstechnik (Master of Science)", "Informations- und Kommunikationstechnik (Bachelor of Science)", "Wirtschaftsingenieurwesen (Bachelor of Science)", "Wirtschaftsingenieurwesen (Master of Science)" verwendbar. Details

Studien-/Prüfungsleistungen:

Studienleistung, benotet

Erstablegung: WS 2012/2013, 1. Wdh.: SS 2013, 2. Wdh.: WS 2013/2014
1. Prüfer: Albert Heuberger

UnivIS is a product of Config eG, Buckenhof