UnivIS
Information system of Friedrich-Alexander-University Erlangen-Nuremberg © Config eG 
FAU Logo
  Collection/class schedule    module collection Home  |  Legal Matters  |  Contact  |  Help    
search:      semester:   
 
 Layout
 
printable version

 
 
 Also in UnivIS
 
course list

lecture directory

 
 
events calendar

job offers

furniture and equipment offers

 
 

  Entwurf Integrierter Schaltungen II (EIS2)

Lecturer
Prof. Dr.-Ing. Sebastian M. Sattler

Details
Vorlesung
3 cred.h, benoteter certificate, ECTS studies, ECTS credits: 5
nur Fachstudium, Sprache Deutsch
Time and place: Tue 16:15 - 17:45, 0.151-115 (außer Tue 17.4.2012); Thu 10:15 - 11:45, 0.151-115 (außer Thu 19.4.2012)
starting 24.4.2012

Fields of study
PF EEI-DH-MIK 6-10
WPF EEI-DH-INT 6-10
PF EEI-MA-MIK 1-4
PF EEI-BA-MIK 5-6
WPF EEI-BA-MIK 5-6
WPF EEI-MA-MIK 1-4
WPF IuK-MA-ES-EEI 1-3
WPF IuK-MA-REA-EEI 1-3
WPF ME-BA-MG9 5-6
WPF ME-MA-MG9 1-3
WPF SIM-DH 7-10
WPF SIM-MA 1-4

Contents
Die Vorlesung zeigt die wichtigsten Minimierungsalgorithmen und Entwurfshilfsmittel für den automatisierten Entwurf (Synthese) von kombinatorischen Schaltungen (Schaltnetzen) auf.
Es folgen Methoden und Algorithmen beim Entwurf von synchronen sequentiellen Schaltungen (Schaltwerken), z.B. zur Zustandsreduktion, Zustandskodierung und Realisierung von Steuerwerken.
Außerdem werden die Grundlagen zu Laufzeiten und deren Modellierung, zur Entstehung/Vermeidung von Hasardfehlern, und der Zusammenhang zum Entwurf (a-)synchroner Schaltungen vorgestellt.
Zum Thema "Verifikation integrierter Schaltungen" gehören sowohl die Modellierung und Simulation mit Hardware-Beschreibungssprachen, die Simulations-Ebenen wie Logik- und Fehlersimulation, Binäre Entscheidungsdiagramme (BDD) und der Test Integrierter Schaltungen.
Ein weiteres Kapitel behandelt das "Technology Mapping", den Schritt von der Boole'schen Funktion zur Realisierung mit verschiedenen Technologien wie Standardzellen-ASICs oder programmierbaren Bausteinen (FPGAs).
  • Einführung und Grundlagen des IC-Entwurfs

  • Algorithmen zur Minimierung kombinatorischer Schaltungen

  • Algorithmen zur Minimierung synchroner sequentieller Schaltungen (FSM)

  • Laufzeiten in ICs, Hasards, Synchrone/Asynchrone Schaltwerke

  • Logik- und Fehlersimulation

  • IC Modellierung, Simulation und Synthese (mit der Sprache VHDL)

  • Binäre Entscheidungsdiagramme (BDDs)

  • Technology Mapping für ASICs und FPGAs

  • Test Integrierter Schaltungen, Testfreundlicher Entwurf

Recommended literature
Lipp H. M.: Grundlagen der Digitaltechnik. München: Oldenbourg 1995
Geiger R. L.; Allen P. E.; Strader N. R.: VLSI Design Techniques for Analog and Digital Circuits. McGraw-Hill, 1996, ISBN: 0-07-100728-8
McCluskey, Edward J.: Logic design principles. Prentice-Hall, 1986, ISBN: 0-13-539784-7

ECTS information:
Title:
Design of Integrated Circuits II

Credits: 5

Additional information
Keywords: Entwurf Mikroelektronik Integrierte Schaltung IC Transistor CMOS Schaltnetze Schaltwerke Steuerwerk Automat Simulation Test
Expected participants: 30, Maximale Teilnehmerzahl: 40
www: http://www.lzs.eei.uni-erlangen.de/Lehrangebot/EIS%20II

Assigned lectures
UE: Übungen zu Entwurf Integrierter Schaltungen II
Lecturer: Dipl.-Inf. Gürkan Uygur
Time and place: Mon 16:15 - 17:45, H6 (außer Mon 16.4.2012, Mon 23.4.2012)
www: http://www.lzs.eei.uni-erlangen.de/Lehrangebot/EIS%20II

Verwendung in folgenden UnivIS-Modulen
Startsemester SS 2012:
Entwurf Integrierter Schaltungen II (EIS II)

Department: Chair of Reliable Circuits and Systems
UnivIS is a product of Config eG, Buckenhof