UnivIS
Information system of Friedrich-Alexander-University Erlangen-Nuremberg © Config eG 

Einführung digitaler ASIC Entwurf mit Laborübung (EDA-LÜ)7.5 ECTS
(Prüfungsordnungsmodul: Vertiefungsmodul Rechnerarchitektur)

Modulverantwortliche/r: Marc Reichenbach
Lehrende: Marc Reichenbach, Dietmar Fey


Start semester: SS 2013Duration: 1 semester
Präsenzzeit: 90 Std.Eigenstudium: 135 Std.Language: Deutsch

Lectures:

    • Einführung digitaler ASIC Entwurf
      (Vorlesung, 2 SWS, Marc Reichenbach et al.)
    • Laborübung zu Einführung digitaler ASIC Entwurf
      (Übung, 2 SWS, Marc Reichenbach, Mon, 10:15 - 11:45, 02.153)
    • Tafelübungen zu Einführung digitaler ASIC Entwurf
      (Übung, Marc Reichenbach, Fri, 10:15 - 11:45, 07.150)

Inhalt:

  • Einführung in die Welt der integrierten Schaltkreise
  • Schaltungstechnische Grundlagen

  • Designflow für integrierte Schaltkreise

  • Zeitliche Rahmenbedinungen für die Entwicklung

  • Testbarkeit

  • Low-Power-Design

  • Algorithmen von Entwurfswerkzeugen

  • Verifikation von Schaltungen

Diese Veranstaltung ist sehr Praxis orientiert. Aus diesem Grund wird zusätzlich zur Tafelübung eine Laborübung (2,5 ECTS) angeboten. Es besteht die Möglichkeit einen integrierten Schaltkreis, der im Rahmen der Laborübung entsteht, fertigen zu lassen und anschliessend (in einer weiteren Veranstaltung) zu testen.

Organisatorisches:

Grundlagen der Technischen Informatik
Grundlagen der Rechnerarchitektur und –organisation
Grundlagen der Schaltungstechnik


Weitere Informationen:

www: http://www3.informatik.uni-erlangen.de/Lehre/EDA/WS2011/index.html

Verwendbarkeit des Moduls / Einpassung in den Musterstudienplan:

  1. Informatik (Bachelor of Science)
    (Po-Vers. 2009w | Wahlpflichtbereich (5. und 6. Semester) | Wahlpflichtmodule | Vertiefungsmodul Rechnerarchitektur)
Dieses Modul ist daneben auch in den Studienfächern "Computational Engineering (Rechnergestütztes Ingenieurwesen) (Bachelor of Science)", "Computational Engineering (Rechnergestütztes Ingenieurwesen) (Master of Science)", "Informatik (Master of Science)" verwendbar.

Studien-/Prüfungsleistungen:

Einführung digitaler ASIC Entwurf (Vorlesung mit Übung und Laborübungen)
mehrteilige Prüfung, benotet

Erstablegung: SS 2013, 1. Wdh.: WS 2013/2014, 2. Wdh.: keine Wiederholung
1. Prüfer: Dietmar Fey

UnivIS is a product of Config eG, Buckenhof