UnivIS
Information system of Friedrich-Alexander-University Erlangen-Nuremberg © Config eG 
FAU Logo
  Collection/class schedule    module collection Home  |  Legal Matters  |  Contact  |  Help    
search:      semester:   
 
 Layout
 
printable version

 
 
 Also in UnivIS
 
course list

lecture directory

 
 
events calendar

job offers

furniture and equipment offers

 
 

  Hardware-Beschreibungssprache VHDL (VHDL)

Lecturer
Dipl.-Ing. Jürgen Frickel, Akad. ORat

Details
Vorlesung mit Übung
2 cred.h, benoteter certificate, ECTS studies, ECTS credits: 2,5
nur Fachstudium, Sprache Deutsch und Englisch, Kurs mit integrierter Rechnerübung, Anmeldung wegen begrenzter Platzanzahl über "mein campus"
Time and place: Tue 10:15 - 11:45, S1 LIKE, P1 LIKE; comments on time and place: LIKE, Am Wolfsmantel 33, Tennenlohe (3. OG im FhG-IIS-Gebäude)

Fields of study
WPF WING-BA-IKS-ING-MG6 3-6
WPF WING-MA 1-3
WPF WING-MA-ET-IT 1-3
WPF WING-BA-ET-IT 3-6
WPF IuK-MA-ES-EEI 1-3
WPF IuK-MA-REA-EEI 1-3
WPF IuK-MA-ES 1-4
WPF EEI-MA-MIK ab 1
WPF EEI-BA-MIK ab 4
WF EEI-BA ab 4
WF EEI-MA ab 1
WPF INF-NF-EEI ab 5
WPF IuK-MA-ES 1-4
WPF BPT-MA-E 1-3
WPF MT-MA-MEL ab 1

Contents
Vorlesung und betreute Rechner-Übung (V:Ü ca. 2:1) über die Syntax und die Anwendung der Hardware-Beschreibungssprache VHDL (Very High Speed Integrated Circuit Hardware Description Language) nach dem Sprachstandard IEEE 1076-1987 und 1076-1993.

Vorlesung:

  • Konzepte und Konstrukte der "Hardware"-Sprache VHDL

  • Beschreibung auf Verhaltensebene und RTL-Ebene (Register-Transfer-Level)

  • Komplettes Kursmaterial ist englisch-sprachig, Vorlesung in deutsch

  • Vorlesung mit integrierten Übungen am Rechner

Übungen mit Tools und Hardware:

  • Übungs-Betreuung in deutsch oder englisch

  • Verwendung professioneller Software-Tools (Xilinx Vivado)

  • Spezifikation, Entwurf, Simulation und Synthese mit VHDL, meist auf RTL-Ebene

  • Direktes Feedback mit dem FPGA-Experimentier-Board "Digilent Nexys4"

Schwerpunkte der Übungen:

  • Korrektes Aufsetzen eines FPGA-Projektes

  • Konfiguration (Programmierung) eines digitalen FPGAs

  • Input/Output eines Boards/FPGAs: Taster, Schalter, KeyPad, LEDs, Sieben-Segment-Anzeigen, PMOD-Verbinder

  • Nebenläufigkeit versus Sequentieller Prozess

  • Getakteter Prozess: Synchroner Zähler als Zeitbasis, Finite Automaten

  • Up-and-Down-Light mit Hilfe von Pulsweitenmodulation und Daten-Arrays

  • Steuerung einer 7-Segment-Anzeige durch ein Keypad

  • etc. . . . .

Zielgruppe:

  • Hörer aller Fachrichtungen, die den Entwurf integrierter digitaler Systeme als FPGA-Schaltung kennenlernen wollen.

ECTS information:
Title:
Hardware Description Language VHDL

Credits: 2,5

Additional information
Keywords: Hardware, Beschreibungssprache, VHDL
Expected participants: 30, Maximale Teilnehmerzahl: 30
www: http://www.like.tf.fau.de
Registration is required for this lecture.
Registration starts on Wednesday, 1.8.2018, 00:00 and lasts till Wednesday, 31.10.2018, 24:00 über: mein Campus.

Verwendung in folgenden UnivIS-Modulen
Startsemester WS 2018/2019:
FPGA-Entwurf mit VHDL (FPGA&VHDL)
Hardware-Beschreibungssprache VHDL (VHDL-D)
Modellierung und Simulation von Schaltungen und Systemen / Hardware-Beschreibungssprache VHDL (MOSIM+VHDL)

Department: Chair of Information Technologies with Focus on Communication Electronics (Prof. Dr. Heuberger)
UnivIS is a product of Config eG, Buckenhof