|
Praktikum Entwurf Integrierter Schaltungen II (PrEIS II)
- Lecturers
- Dipl.-Math. Mustafa Özgül, Dipl.-Inf. Gürkan Uygur
- Details
- Praktikum
3 cred.h, certificate, credit: 2,5
nur Fachstudium, Sprache Deutsch, Blockpraktikum 30.07.2018 bis 03.08.2018
Time and place: 8:00 - 17:00, KR 01.025
- Fields of study
- WPF EEI-BA-MIK ab 5
WPF EEI-MA-MIK 1-4
WPF EEI-BA-AET ab 5
WPF EEI-MA-AET 1-4
WPF BPT-BA-E 5-6
WPF ME-MA-P-EEI 1-3
- Prerequisites / Organisational information
- Anmeldung im Sekretariat 01.037 des LZS, Paul-Gordan-Str. 5 (Röthelheim-Campus), Tel. 85-23100 oder mailto:lzs-sek@fau.de
Voraussetzung: V+Ü Entwurf Integrierter Schaltungen I und/oder V+Ü Entwurf Integrierter Schaltungen II
- Contents
- Im Praktikum Entwurf Integrierter Schaltungen II geht es um Automaten und ihre asynchrone Realisierung sowie die Beschreibung dynamischer Effekte durch Vierwertigkeit. Motiviert ist die Unter-suchung asynchroner Schaltungen durch ihre Vorteile gegenüber synchronen, wie Robustheit, weniger Abstrahlung, weniger Energieverbrauch und höhere Geschwindigkeit.
Eine synchrone Schaltung muss etwa auf eine Taktflanke warten, eine asynchrone Schaltung hingegen ist in ihrer Geschwindigkeit nur durch die Laufzeit ihrer Gatter beschränkt. Allerdings wirken sich hier kurzzeitige Fehler, wie etwa Hazards, weit stärker aus, da es keine Synchronisation durch einen Takt gibt. Die Untersuchung eben dieser vielversprechenden Schaltungsstrukturen sowie der korrekte Umgang mit dynamischen Effekten ist daher das Ziel dieses Praktikums.
Einführung der Vierwertigkeit zur Veranschaulichung der dynamischen Effekte bei der Zweiwertigkeit
Untersuchung der wesentlichen Effekte logischer Schaltungen an Beispielen
Wiederholung der notwendigen Methoden aus der digitalen Schaltungstechnik
Aufbau von Automaten am Steckbrett
Aufbau von Automaten in einer µC-Umgebung
Koppeln der Automaten zu einem Gesamtsystem
Realisierung eines Geschicklichkeitspiel aus den gekoppelten Automaten
- ECTS information:
- Title:
- Digital Design Lab
- Prerequisites
- Design of Integrated Circuits I (EiS I) and/or Design of Integrated Circuits II (EiS II)
- Additional information
- Keywords: Full Custom Layout, digitaler IC-Entwurf, ASIC, CMOS, Modellierung, Dimensionierung, Simulation
Expected participants: 10, Maximale Teilnehmerzahl: 15
www: http://www.lzs.eei.uni-erlangen.de/preis2
- Verwendung in folgenden UnivIS-Modulen
- Startsemester SS 2018:
- Praktikum Entwurf Integrierter Schaltungen II (PrEIS II)
- Department: Chair of Reliable Circuits and Systems
|
|
|