UnivIS
Information system of Friedrich-Alexander-University Erlangen-Nuremberg © Config eG 
FAU Logo
  Collection/class schedule    module collection Home  |  Legal Matters  |  Contact  |  Help    
search:      semester:   
 
 Layout
 
printable version

 
 
Module Description Sheet (PDF)

 
 
 Also in UnivIS
 
course list

lecture directory

 
 
events calendar

job offers

furniture and equipment offers

 
 

Testfreundlicher Schaltungsentwurf (Design-for-Test) (DfT)2.5 ECTS
(englische Bezeichnung: Design for Test)

Modulverantwortliche/r: Jürgen Alt
Lehrende: Jürgen Alt


Studienfächer/Prüfungsordnungsmodule:

Einfrieren der UnivIS-Modul-Beschreibung: 31.10.2019
Testfreundlicher Schaltungsentwurf (113638) Wahlmodule (30227) Wahlmodulbereich aus der FAU (81069)

Start semester: WS 2019/2020Duration: 1 semesterCycle: jährlich (WS)
Präsenzzeit: 30 Std.Eigenstudium: 45 Std.Language: Deutsch

Lectures:


Inhalt:

Diese Vorlesung vermittelt die Grundlagen des Testfreundlichen Schaltungsentwurfs (Design-for-Test). Schwerpunkte hierbei sind digitale Schaltungselemente mit detaillierten Darstellungen zu:

  • Fehlermodellierung

  • Prüfbus (Scan Design)

  • Eingebauter Selbsttest (Built-ln Self-Test)

  • Allgemeine Testbarkeitsprobleme

Als generelle Prinzipien, die auch für andere technische Disziplinen gültig sind, werden im Rahmen der Vorlesung herausgearbeitet:

  • Komplexität und ihre Beherrschung

  • Strukturierte und funktionsorientierte Methoden

  • Optimierungen im Entwicklungsprozess und ihre Abhängkeit von Marktsegmenten

Lernziele und Kompetenzen:

Fachkompetenz

Verstehen

  • lernen die wirtschaftliche Bedeutung von Test und Testbarkeit

  • beschreiben die Fehlermodelle und Techniken zur Fehlersimulation

Analysieren

  • beurteilen in Systemstudien die jeweils eingesetzten Testmethoden

  • formulieren die bekannten Methoden zur Testsignalerzeugung

  • erläutern die verschiedenen Prinzipien von Test

Evaluieren (beurteilen)

  • veranschaulichen die Teststeuerung bei Leiterplatten- und Systemtest

  • erklären die Vorgehensweise beim Test von Analog- und Hochfrequenzmodulen


Weitere Informationen:

www: http://www.lzs.eei.uni-erlangen.de/vorlesungen/dft

Verwendbarkeit des Moduls / Einpassung in den Musterstudienplan:
Das Modul ist im Kontext der folgenden Studienfächer/Vertiefungsrichtungen verwendbar:

  1. Elektrotechnik, Elektronik und Informationstechnik (Bachelor of Science)
    (Po-Vers. 2009 | TechFak | Elektrotechnik, Elektronik und Informationstechnik (Bachelor of Science) | Wahlfächer | Technische Wahlfächer (aus dem Angebot der Technischen Fakultät frei wählbar) | Testfreundlicher Schaltungsentwurf)
  2. Elektrotechnik, Elektronik und Informationstechnik (Bachelor of Science)
    (Po-Vers. 2017w | TechFak | Elektrotechnik, Elektronik und Informationstechnik (Bachelor of Science) | Gesamtkonto | Technische Wahlfächer (aus dem Angebot der Technischen Fakultät frei wählbar) | Testfreundlicher Schaltungsentwurf)
  3. Elektrotechnik, Elektronik und Informationstechnik (Bachelor of Science)
    (Po-Vers. 2019w | TechFak | Elektrotechnik, Elektronik und Informationstechnik (Bachelor of Science) | Gesamtkonto | Wahlfächer | Technische Wahlfächer (aus dem Angebot der Technischen Fakultät frei wählbar) | Testfreundlicher Schaltungsentwurf)
  4. Elektrotechnik, Elektronik und Informationstechnik (Master of Science)
    (Po-Vers. 2015s | TechFak | Elektrotechnik, Elektronik und Informationstechnik (Master of Science) | Gesamtkonto | Wahlmodulbereich aus der FAU)
  5. Mechatronik (Bachelor of Science)
    (Po-Vers. 2009 | TechFak | Mechatronik (Bachelor of Science) | Wahlmodule | Wahlmodule)
  6. Mechatronik (Master of Science)
    (Po-Vers. 2012 | TechFak | Mechatronik (Master of Science) | M3 Technische Wahlmodule | M3 Technische Wahlmodule | Testfreundlicher Schaltungsentwurf)

Studien-/Prüfungsleistungen:

Testfreundlicher Schaltungsentwurf (Prüfungsnummer: 542026)

(englischer Titel: Design-for-Test)

zugeh. "mein campus"-Prüfung: 
  • 17001 Wahlmodule aus dem gesamten Angebot der FAU (Elektrotechnik, Elektronik und Informationstechnik (Master of Science) 2015s, Prüfung, Form: variabel, Drittelnoten (mit 4,3), Dauer: -, 2.5 ECTS, Platzhalter).
  • 542026 Testfreundlicher Schaltungsentwurf (Gewichtung: 100.0 %, Prüfung, Form: mündliche Prüfung, Drittelnoten (mit 4,3), Dauer: -, 2.5 ECTS, Prüfung).
Prüfungsleistung, mündliche Prüfung, Dauer (in Minuten): 30, benotet, 2.5 ECTS
Anteil an der Berechnung der Modulnote: 100.0 %
Prüfungssprache: Deutsch oder Englisch

Erstablegung: WS 2019/2020, 1. Wdh.: SS 2020
1. Prüfer: Sebastian M. Sattler (100270)

UnivIS is a product of Config eG, Buckenhof