UnivIS
Information system of Friedrich-Alexander-University Erlangen-Nuremberg © Config eG 
Algorithmen und Architektur für fehlertolerante optoelektronische 3D-Smart-Pixels-Rechner

In diesem Projekts wurde untersucht, in wieweit sich Fehlertoleranzmaßnahmen für rein elektronische Schaltkreise auf den optoelektronischen Ansatz übertragen lassen. Zusätzlich wurden Fehlertoleranzmaßnahmen entwickelt, die die technologischen Eigenschaften der Optoelektronik besser ausnutzen. Gravierenste Ergebnisse waren, daß allein durch einen Entwurf mit weniger Gattern, ohne eigentliche Fehlertoleranzmaßnahme eine erhebliche Verbesserung der Verfügbarkeit einher ging. Ein weiteres Ergebnis ist, daß das TMR-System zwar das teuerste bezüglich Chipfläche ist, aber auch das beste bezüglich Verfügbarkeit und Latenz der berechneten Operanden.
Project manager:
Prof. a.D. Dr. Dr. h.c. Mario Dal Cin

Project participants:
Dr.-Ing. Oliver Tschäche

Keywords:
Opto-Elektronik; VHDL; High-Level-Algorithmen; Fehlertoleranz

Duration: 5.1.1995 - 28.2.2000

Sponsored by:
Deutsche Forschungsgemeinschaft

Mitwirkende Institutionen:
Friedrich Schiller Universität Jena

Publications
Tschäche, Oliver: Simulationsbasierte Bewertung fehlertoleranter Festkommarecheneinheiten. Vol. 345 Düsseldorf : VDI Verlag, 2002 (Fortschritt-Berichte VDI, Rechnerunterstützte Verfahren, No. 20) . Zugl.: Erlangen, Friedrich-Alexander-Universität Erlangen-Nürnberg, Ph.D. thesis, 2001. - ISBN 3-18-334520-X
UnivIS is a product of Config eG, Buckenhof