UnivIS
Informationssystem der Friedrich-Alexander-Universität Erlangen-Nürnberg © Config eG 

Einführung digitaler ASIC Entwurf (EDA)

Verantwortliche
Dr.-Ing. Marc Reichenbach, Prof. Dr.-Ing. Dietmar Fey

Angaben
Vorlesung
2 SWS, Schein
nur Fachstudium, Sprache Deutsch

Studienfächer / Studienrichtungen
WF IuK-BA ab 5 (ECTS-Credits: 2,5)
WF IuK-MA 1-3 (ECTS-Credits: 2,5)
WF CE-MA-INF 1-3 (ECTS-Credits: 2,5)
WPF INF-BA-V-RA ab 5 (ECTS-Credits: 2,5)
WPF INF-MA 1-3 (ECTS-Credits: 2,5)

Voraussetzungen / Organisatorisches
Grundlagen der Technischen Informatik
Grundlagen der Rechnerarchitektur und –organisation
Grundlagen der Schaltungstechnik

Inhalt
  • Einführung in die Welt der integrierten Schaltkreise
  • Schaltungstechnische Grundlagen

  • Designflow für integrierte Schaltkreise

  • Zeitliche Rahmenbedinungen für die Entwicklung

  • Testbarkeit

  • Low-Power-Design

  • Algorithmen von Entwurfswerkzeugen

  • Verifikation von Schaltungen

Diese Veranstaltung ist sehr praxisorientiert. Aus diesem Grund wird zusätzlich zur Tafelübung eine Laborübung (2.5 ECTS) angeboten. Hier besteht die Möglichkeit einen integrierten Schaltkreis, welcher im Rahmen der Laborübung entstehtb fertigen zu lassen und anschließend (in einer weiteren Veranstaltung) zu testen.

Zur Teilnahme an der Laborübung melden Sie sich bis 22. Okt 2017, 23:55 bei folgender Studon Gruppe (https://www.studon.fau.de/grp1952784_join.html) an.

Die Teilnehmeranzahl ist beschränkt.

Zusätzliche Informationen
Erwartete Teilnehmerzahl: 10
www: http://www3.informatik.uni-erlangen.de/Lehre/EDA/WS2017

Verwendung in folgenden UnivIS-Modulen
Startsemester WS 2017/2018:
Einführung digitaler ASIC Entwurf (EDA)
Einführung digitaler ASIC Entwurf mit Laborübung (EDA-LÜ)

Institution: Lehrstuhl für Informatik 3 (Rechnerarchitektur)
Kurse
      
Di  16:15 - 17:45  Übung 3 / 01.252-128
Kurs erwartete Teilnehmer: 12
Marc Reichenbach
Dietmar Fey
UnivIS ist ein Produkt der Config eG, Buckenhof