UnivIS
Information system of Friedrich-Alexander-University Erlangen-Nuremberg © Config eG 
FAU Logo
  Collection/class schedule    module collection Home  |  Legal Matters  |  Contact  |  Help    
search:      semester:   
 
 Layout
 
printable version

 
 
 Also in UnivIS
 
course list

lecture directory

 
 
events calendar

job offers

furniture and equipment offers

 
 
Informations- und Kommunikationstechnik (Master of Science) >>

  Rechnerarchitektur (RA)

Lecturer
Prof. Dr.-Ing. Dietmar Fey

Details
Vorlesung
2 cred.h, benoteter certificate, ECTS studies, ECTS credits: 2,5
nur Fachstudium, Sprache Deutsch
Time and place: Tue 14:15 - 15:45, 07.150

Fields of study
WPF IuK-BA ab 5 (ECTS-Credits: 2,5)
WPF INF-BA-V-RA ab 5 (ECTS-Credits: 2,5)
WF CE-MA-INF 1-3 (ECTS-Credits: 2,5)
WPF INF-MA 1-3 (ECTS-Credits: 2,5)
WPF IuK-BA ab 5 (ECTS-Credits: 2,5)

Prerequisites / Organisational information
Schein durch Kolloquium

Contents
Die Vorlesung baut auf die in den Grundlagen der Rechnerarchitektur und -organisation vermittelten Inhalte auf und setzt diese mit weiterführenden Themen fort. Es werden zunächst grundlegende fortgeschrittene Techniken bei Pipelineverarbeitung und Cachezugriffen in modernen Prozessoren und Parallelrechnern behandelt. Ferner wird die Architektur von Spezialprozessoren, z.B. DSPs und Embedded Prozessoren behandelt. Es wird aufgezeigt, wie diese Techniken in konkreten Architekturen (Intel Nehalem, GPGPU, Cell BE, TMS320 DSP, Embedded Prozessor ZPU) verwendet werden. Zur Vorlesung werden eine Tafel- und eine Rechnerübung angeboten, durch deren erfolgreiche Beteiligung abgestuft mit der Vorlesung 5 bzw. 7,5 ECTS erworben werden können. In den Tafelübungen werden die in der Vorlesung vermittelten Techniken durch zu lösende Aufgaben vertieft. In der Rechnerübung soll u.a. ein einfacher Vielkern-Prozessor auf Basis des ZPU-Prozessors mit Simulationswerkzeugen aufgebaut werden. Im Einzelnen werden folgende Themen behandelt:
  • Organisationsaspekte von CISC und RISC-Prozessoren

  • Behandlung von Hazards in Pipelines

  • Fortgeschrittene Techniken der dynamischen Sprungvorhersage

  • Fortgeschritten Cachetechniken, Cache-Kohärenz

  • Ausnutzen von Cacheeffekten

  • Architekturen von Digitalen Signalprozessoren

  • Architekturen homogener und heterogener Multikern-Prozessoren (Intel Corei7, Nvidia GPUs, Cell BE)

  • Architektur von Parallelrechnern (Clusterrechner, Superrechner)

  • Effiziente Hardware-nahe Programmierung von Mulitkern-Prozessoren (OpenMP, SSE, CUDA, OpenCL)

  • Leistungsmodellierung und -analyse von Multikern-Prozessoren (Roofline-Modell)

Recommended literature
  • Patterson/Hennessy: Computer Organization und Design
  • Hennessy/Patterson: Computer Architecture - A Quantitative Approach

  • Stallings: Computer Organization and Architecture

  • Märtin: Rechnerarchitekturen

ECTS information:
Title:
Computer Architecture

Credits: 2,5

Contents
1) Classification of computer architectures, processor architecture, CISC vrs. RISC, organisation of memory systems, organisation of bussystems, i/o organisation, architecture of parallel computers
2) Modeling of computer architectures, hardware description languages, simulation performance and reliability evaluation

Additional information
Expected participants: 10, Maximale Teilnehmerzahl: 15
www: http://www3.informatik.uni-erlangen.de/Lehre/RA/WS2012/index.html

Assigned lectures
UE: Rechnerübungen zu Rechnerarchitektur
Lecturer: Dipl.-Inf. Max Schneider

Verwendung in folgenden UnivIS-Modulen
Startsemester WS 2012/2013:
Rechnerarchitektur (RA)
Rechnerarchitektur (Vorlesung mit Übung und Rechnerübung) (RA)

Department: Chair of Computer Science 3 (Hardware Architectures)
UnivIS is a product of Config eG, Buckenhof